Publications of

José Ignacio Hidalgo

Ph. D. Thesis

Técnicas de Partición y Ubicación para Sistemas Multi-FPGA basadas en Algoritmos Genéticos.

3 de Diciembre de 2001

Advisor: Juan Lanchares Dávila

Departamento de Arquitectura de Computadores y Automática

Universidad Complutense de Madrid

2004

·         F. Fernández, J. I. Hidalgo, J. Lanchares, J.M. Sánchez. A Methodology for Reconfigurable Hardware Design based upon Evolutionary Computation. Microprocessors and Microsystems, Elsevier Science, ref: IJB/2004/3, accepted for publication.

·         J. M. Colmenar, O. Garnica, S. López, J. I. Hidalgo, J. Lanchares, R. Hermida. Empirical Characterization of the Latency of Long Asynchronous Pipelines with Data-Dependent Module Delays. Proceedings of Euromicro PDP 2004. IEEE Computer Society Press. La Coruña (Spain) February 2004.

2003 

·         J.M. Colmenar, O. Garnica, J.I. Hidalgo, J. Lanchares. Técnica de Estimación del Rendimiento en Pipelines Asíncronos. Actas de las XIV Jornadas de Paralelismo. ISBN: 84-89315-34-5. Universidad Carlos III de Madrid, España, Septiembre 2003

·         Sequeira, F. Sanchez-Quesada, M. Sancho, J. I. Hidalgo ,T. Ortiz. A Genetic Algorithm Approach For Localization Of Deep Sources In Meg C, First International Conference on Applied Physics. APHYS 03, 13-18th October 2003, Badajoz (Spain)

·         J.I. Hidalgo, M. Prieto, J. Lanchares, R. Baraglia, F. Tirado. Hybrid Parallelization of a Compact Genetic Algorithm. 11-th Euromicro Conference on Parallel Distributed and Network based Processing. GenoaItaly. 5-7 de Febrero de 2003

·         J.I. Hidalgo, F. Fernández, J. Lanchares, J. M. Sánchez-Pérez, R. Hermida, M. Tomassini, R. Baraglia, R. Perego, O. Garnica. Multi-FPGA Systems Synthesis by Means of Evolutionary Computation. Proceedings of GECCO 2003 Lecture Notes in computer Science, ISSN: 0302-9743, Springer. Chicago (USA), Julio 2003

·         S. López , O. Garnica, J.I. Hidalgo, J. Lanchares, R. Hermida. Power-consumption reduction in asynchronous circuits using delay path unequalization. Proceedings of Thirteenth International Workshop on Power And Timing Modeling, Optimization and Simulation (PATMOS 03), ISBN:3-540-20074-6; ISSN:0302-9743, Springer, Turín (Italia), Septiembre 2003.

2002

·         E. Alba, F. Fernández, J.A. Gómez, F. Herrera, J.I. Hidalgo,  J. Lanchares, J.J. Merelo, J.M. Sánchez. Editores. Actas del Primer Congreso Español de Algoritmos Evolutivos y Bioinspirados (AEB´02). ISBN: 84-607-3913-9, Mérida . Febrero 2002. 

·         A. Ibarra, J. Lanchares, J.M. Mendías, J.I. Hidalgo, R. Hermida. Transformación de especificaciones ecuacionales mediante Estrategias Evolutivas. 1er Congreso Español de Algoritmos Evolutivos y Bioinspirados. Mérida . Febrero 2002. 

 

·         F. Fernández, J.I. Hidalgo, J. Lanchares, J.M. Sánchez, R. Hermida, M. Tomassini. Síntesis de Sistemas Multi-FPGA mediante Computación Evolutiva. 1er Congreso Español de Algoritmos Evolutivos y Bioinspirados. Mérida . Febrero 2002.  .

·         J.I. Hidalgo, F. Fernández, J. Lanchares, J.M. Sánchez. Diseño de Sistemas Multi-FPGA mediante Algoritmos Genéticos y Programación Genética. Seminario Anual de Automática, Electrónica Industrial e Instrumentación SAAEI 2002. Alcalá de Henares (Madrid)

·         J.I. Hidalgo, J. Lanchares, R. Hermida, A. Ibarra . A Genetic approach for Graph Partitioning. An Application to Multi-FPGA systems. 6th World Multiconference on Systemics, Cybernetics and Informatics. The 8th International Conference on Information System Analysis and Synthesis. Electronic Proceedings. 14 –18 de Julio de 2002 -Orlando, USA.

·         J. I. Hidalgo, J. Lanchares, A. Ibarra and R. Hermida. An Hybrid Evolutionary Algorithm for Multi-FPGA Systems Design. Euromicro Symposium on Digital System Design. Dortmund, Alemania 4–6 Septiembre, 2002

·         A. Ibarra, J. Lanchares, J.M. Mendías, J.I. Hidalgo, R. Hermida. Transformation of Equational Specification by means of Genetic Programming. EuroGP 2002, • Lecture Notes in Computer Science. 2278, Springer. (ISSN 0302-9743)

·         A. Ibarra, J.M. Mendías,  J. Lanchares, J.I. Hidalgo, R. Hermida. Optimization of Equational Specifications using Genetic Techniques. Euromicro Symposium on Digital System Design. Dortmund, Alemania 4–6 Septiembre, 2002

 

2001

·         R. Baraglia, J.I. Hidalgo, R. Perego. A Hybrid Heuristic for the Traveling Salesman Problem. IEEE Transactions on Evolutionary Computation, Volumen:5, Nº6,Páginas 613-622. Diciembre 2001.

·         F. Sáenz, A. Ibarra, J. Lanchares, J.I. Hidalgo. Pipelined Genetic Architecture with Fitness on the Fly. Proceedings of the 27th EUROMICRO conference, IEEE Press, Warsaw (Poland) September 2001, pp 382-385.

·         J.I. Hidalgo, R. Baraglia, R. Perego, J. Lanchares, F. Tirado, A Parallel Compact Genetic Algorithm for multi-FPGA Partitioning, Accepted for its presentation on PDP20001, 9th Euromicro Workshop on Parallel and Distributed Processing, Bibiena Academic Scientific Theatre of Mantova, Italy, February 7th-9th, 2001

·         R. Baraglia, J.I. Hidalgo, R. Perego. A Parallel Hybrid Heuristic for the TSP. Proceedings of EvoCOP2001, the First European Workshop on Evolutionary Computation in Combinatorial Optimization, Lecture Notes in Computer Science 2037, pp 193-201, Milan (Italy), April, 2001. (ISSN 0302-9743)

·         J. I. Hidalgo, J. Lanchares, R. Hermida, A.Ibarra. Un método de ubicación y evaluación de pines para Sistemas Multi-FPGA. Jornadas sobre Computación Reconfigurable y Aplicaciones. Alicante. Septiembre de 2001.

·         J. M. Colmenar, J. I. Hidalgo J. Lanchares,. Estimación de la ocupación lógica en FPGAs para hardware reconfigurable .Jornadas sobre Computación Reconfigurable y Aplicaciones. Alicante. Septiembre de 2001.

2000

·         J.I. Hidalgo, J. Lanchares, R. Hermida. Partitioning and Placement for Multi-FPGA systems using Genetic algorithms.  Proceedings of the 26th EUROMICRO conference, Maastrich, (The Netherlands), 5-7 September  2000. IEEE Press. Pages 204-211 (ISBN 0-7695-0780-8)

·         J.I. Hidalgo.  Evolutionary Algorithms for Solving the Partitioning and Placement Problems in Multi-FPGA systems. Proceedings of the 2000 Genetic and Evolutionary Computation Conference WorkshopProgram, Las Vegas(USA), 2000.

·         B.de Andrés, S. Esteban , D. Rivera,  J.I. Hidalgo, M. Prieto, J. Lanchares, F.Tirado, Parallel Genetic Algorithms an application for Model Parameter Identification in Process Control, Proceedings of the 2000 Genetic and Evolutionary Computation Conference LAte Breaking Papers, Las Vegas(USA), 2000.

·         J.I. Hidalgo, J. Lanchares, R. Hermida, F. Tirado. Un Algoritmo genético compacto paralelo para la resolución de problemas de partición y ubicación en sistemas Multi-FPGA. Actas de las XI Jornadas de Paralelismo. Granada (España), Septiembre de 2000.

1999

·         J.I. Hidalgo, M. Prieto, J. Lanchares, F.Tirado, B.de Andrés, S. Esteban , D. Rivera . A Method for Model Parameter Identification using Parallel Genetic Algorithms. Proceedings of Euro PVM-MPI 99 Conference , , Lecture Notes in Computer Science 1697. Springer. September1999, pp 291-298 (ISSN 0302-9743)

·         J.I. Hidalgo, J. Lanchares, R. Hermida. Graph Partitioning methods for Multi-FPGA systems and Reconfigurable Hardware based on Genetic algorithms. Proceedings of the 1999 Genetic and Evolutionary Computation Conference Workshop Program, Orlando (USA), 1999, 357-358.

1998

·         J.I. Hidalgo, M. Prieto, J. Lanchares, F.Tirado. A Parallel Genetic Algorithm for solving the Partitioning Problem in Multi-FPGA systems. Proceedings of 3rd international Meeting on vector and parallel processing. Oporto (Portugal), 21-23 de Junio de 1998. Páginas 717-722.

·         J.I. Hidalgo, M. Prieto, J. Lanchares, R. Hermida.  Un Algoritmo genético para la resolución del problema de la partición en sistemas Multi-FPGA. Actas de las IX Jornadas de Paralelismo. San Sebastián(España), 2-4 Septiembre de 1998, Páginas 349-355.

1997

·         J. Lanchares, J.I. Hidalgo, J.M. Sánchez. A method for multiple-level systems based on the SA algorithm. Microelectronics Journal. Elsevier Science. Vol. 28, Nº 5, páginas 551-560, June 1997 (ISSN 0026-2692).

·         J. Lanchares, J.I. Hidalgo, J.M. Sánchez. Boolean networks decomposition using genetic algorithms. Microelectronics Journal. Elsevier Science. Vol. 28, Nº. 2, páginas 143-150, February 1997(ISSN 0026-2692).

·         J.I. Hidalgo,,  J. Lanchares.  Functional Partitioning for Hardware Software Codesign using Genetic Algorithm. Proceedings of the 23rd EUROMICRO conference , Budapest (Hungary), 1-4 de Septiembre de 1997. IEEE Press. Páginas 631-638 (ISBN 0-8186-8129-2)

 

Technical Reports and Internal Communications
 

·         J.I. Hidalgo,  J. Lanchares, C.J. Fernández. Partición Hardware - Software mediante algoritmos genéticos. Informe técnico DACYA #001-97. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 30 de Abril de 1997.

·         J.I. Hidalgo,  J. Lanchares. Resolución del Problema de la Partición mediante algoritmos genéticos. Informe técnico DACYA #011-97. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 10 de Octubre de 1997.

·         J.I. Hidalgo,  J. Lanchares. El formato XNF (Xilinx Netlist Format). Informe técnico DACYA #004-98. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 22 de Septiembrede 1998.

·         J.I. Hidalgo,  J. Lanchares. A new graph partitioning method for Multi-FPGA systems preserving the structure of the circuit.

Informe técnico DACYA #0013-99. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 16 de Noviembre de 1999.

·         J. Lanchares, J.I. Hidalgo.  El algoritmo de redes evolutivas. Informe técnico DACYA #0014-99. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 18 de noviembre de 1999.

·         J. Lanchares, J.I. Hidalgo.  Sistemas Multi-FPGA. Informe técnico DACYA #0015-99. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 18 de noviembre de 1999.

·         J. Lanchares, J.I. Hidalgo.  Introducción al Hardware Reconfigurable Dinámicamente.  Informe técnico DACYA #0016-99. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 18 de noviembre de 1999.

·         J.I. Hidalgo,  J. Lanchares, R. HermidaUna técnica de partición y ubicación para sistemas Multi-FPGA basada en algoritmos genéticos. Informe técnico DACYA #004-2000. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 15 de Febrero de 2000.

·         J.I. Hidalgo, R. Baraglia and Raffaele Perego . An Hybrid approach for the TSP combining genetics and the Lin-Kernighan local search. Informe técnico DACYA #008-2000. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 28 de Abril de 2000.

·         R. Baraglia, Raffaele Perego and J.I. Hidalgo.  An Hybrid approach for the TSP combining genetics and the Lin-Kernighan local search. Technical Report #7/2000. Istituto CNUCE, Consiglio Nazionale delle Richerche. Pisa (Italy). 2nd May 2000.

·         R.Baraglia, Raffaele Perego and J.I. Hidalgo. Studio di algoritmi genetici compatti per la risoluzione del TSP, Technical Report B4-2000-008. Istituto CNUCE, Consiglio Nazionale delle Richerche. Pisa (Italy). (In Italian)

·         J.I. Hidalgo, J. Lanchares, A. Ibarra.  Introducción a los Algoritmos Evolutivos. Informe técnico DACYA #06-01. Departamento  de Arquitectura de Computadores y Automática. Universidad Complutense de Madrid. 1 de Febrero de 2001.


Academical Publications
 

·         J. Lanchares, O. Garnica, J.I. Hidalgo. Diseño de circuitos integrados. Departamento de Arquitectura de Computadores y Automática. 1997.

·         J. I. Hidalgo . Introducción a Pspice.  Colegio Universitario de Segovia. 1997

·         J. I. Hidalgo . Cuaderno de Prácticas con Pspice. Colegio Universitario de Segovia. 1998

 

Fecha de modificación jueves, 04 de marzo de 2004